TMS320C6742 TMS320C6742 Fixed/Floating Point Data Manual,6742

描述

TMS320C6742定点和浮点DSP是一款低功耗应用处理器,该处理器基于C674x DSP内核。该DSP与其他TMS320C6000™平台DSP相比,功耗要小很多。

凭借这款器件,原始设备制造商(OEM)和原始设计制造商(ODM)能够充分利用全集成混合处理器解决方案的灵活性,迅速将兼用稳健操作系统,丰富用户接口和高处理器性能的器件推向市场。

该器件的DSP内核采用基于2级缓存的架构。第1级程序缓存(L1P)是一个
32KB的直接映射缓存,第1级数据缓存(L1D)是一个32KB的2路组相连缓存。第2级程序缓存(L2P)包含64KB的存储空间,由程序空间和数据空间共享.L2存储器可配置为映射存储器,缓存或二者的组合。

外设集包括:1个I 2 C总线接口; 1个具有16个串行器和FIFO缓冲器的多通道音频串行端口(McASP); 1个具有F. IFO缓冲器的多通道缓冲串行端口(McBSP); 1个可配置的64位通用定时器(其中一个可配置为看门狗) ; 1个可配置的16位主机端口接口(HPI);多达9组通用输入/输出(GPIO)引脚(每组包含16个引脚,每个引脚均支持可编程的中断和事件生成模式,并且支持与其他外设复用); 1个UART接口(支持 RTS 和 CTS ); 2个增强型高分辨率脉宽调制器(eHRPWM)外设; 3个32位增强型捕捉(eCAP)模块外设(可配置为3个捕捉输入或3个APWM输出); 2个外部存储器接口(一个是用于慢速存储器或外设的异步SDRAM外部存储器接口(EMIFA),另一个是高速DDR2 /移动DDR控制器)。

丰富的外设集提供了控制外设以及与外部处理器进行通信的功能。如需了解每个外设的详细信息,请参见本文档中的有关章节以及相关外设参考指南。

该器件配有一套完整的DSP开发工具。这套工具包括C语言编译器,用于简化编程和调度过程的DSP汇编优化器以及用于查看源代码执行的Windows ®调试器接口。

特性

  • 200MHz C674x定点和浮点超长指令字(VLIW)数字信号处理器(DSP)
  • C674x指令集特性
    • C67x +和C64x + ISA的超集
    • 高达1600 MIPS和1200 MFLOPS
    • 可按字节寻址(8位,16位,32位和
    • 8位溢出保护
    • 位域提取,设定,清空
    • 正常化,饱和,位计数
    • 紧凑16位指令
  • C674x二级缓存架构
    • 32KB的L1P程序RAM /缓存
    • 32KB的L1D数据RAM /缓存
    • 64KB的L2统一映射RAM /缓存
    • 灵活RAM /缓存分区(L1和L2)
  • 增强型直接存储器访问控制器3(EDMA3):
    • 2个通道控制器
    • 3个传输控制器
    • 64个独立DMA通道
    • 16个快速DMA通道
    • 可编程传输突发尺寸
  • TMS320C674x浮点VLIW DSP内核
    • 具备非对齐支持的Load-Store架构
    • 64个通用寄存器(32位)
    • 6个ALU(32位和40位)功能单元
      • 支持32位整型,SP(IEEE单精度/32位)和DP(IEEE双精度/64位)浮点数
      • 每个时钟支持多达4次SP加法,每2个时钟支持多达4次DP加法
      • 每个周期支持多达2次浮点数(SP或DP)倒数逼近(RCPxP)和平方根倒数逼近(RSQRxP)运算
    • 2个乘法功能单元:
      • 混合精度IEEE浮点乘法支持高达:
        • 每时钟2次SP×SP→SP运算
        • 每2个时钟2次SP×SP→DP运算
        • 每3个时钟2次SP×DP→DP运算
        • 每4个时钟2次DP×DP→DP运算
      • 定点乘法每个时钟周期支持2次32×32位乘法,4次16×16位乘法或8次8×8位乘法,而且还支持复杂的乘法
    • 指令压缩减少代码尺寸
    • 所有指令所需条件
    • 取模环运算的硬件支持
    • 受保护模式运行
    • 对于错误检测和程序重定向的额外支持
  • 软件支持
    • TI DSPBIOS™
    • 芯片支持库和DSP库
  • 1.8V或3.3V LVCMOS I /O(DDR2接口除外)
  • 2个外部存储器接口:
    • EMIFA
      • NOR(8位宽或16位宽数据)
      • NAND(8位宽或16位宽数据)
      • 具有128MB地址空间的16位SDRAM
    • DDR2 /移动DDR存储器控制器,有以下两种选项:
      • 具有256MB地址空间的16位DDR2 SDRAM
      • 具有256MB地址空间的16位mDDR SDRAM
  • 1个可配置的16550型UART模块:
    • 含调制解调器控制信号
    • 16字节FIFO
    • 16x或13x过采样选项
  • 1个串行外设接口(SPI),该接口具有多个芯片选择
  • 2个主/从内部集成电路
    (我 2 C Bus
  • 1个主机端口接口(HPI),通过16位宽的多路复用地址和数据总线实现高带宽
  • 1个多通道音频串行端口(McASP) ):
    • 2个时钟域和16个串行数据引脚
    • 支持时分复用(TDM),I2S,和相似格式
    • 支持动态互联网技术(DIT)
    • 用于发送和接收的FIFO缓冲器
  • 1个多通道缓冲串行端口(McBSP):
    • 支持TDM,I2S,和相似格式
    • AC97音频编解码器接口
    • 电信接口(ST总线,H100)
    • 128通道时分复用(TDM)
    • 用于发送和接收的FIFO缓冲器
  • 具有32kHz振荡器和独立电源轨的实时时钟(RTC)
  • 1个64位通用定时器(可配置为2个32位定时器)
  • 1个64位通用定时器或看门狗定时器(可配置为2个32位定时器)
  • 2个增强的高分辨率脉宽调制器(eHRPWM):
    • 具有周期和频率制的专用16位时基计数器
    • 6个单边沿输出,6个双边沿对称输出或3个双边沿非对称输出
    • 死区生成
    • 高频载波实现的脉宽调制(PWM)斩波
  • 触发区输入
  • 3个32位增强型捕捉(eCAP)模块:
    • 可配置为3个捕捉输入或3个辅助脉宽调制器(APWM)输出
    • 多达4个事件时间戳的单脉冲捕捉
  • 封装:
    • 361焊球无铅塑封球栅阵列(PBGA)[ZCE后缀],0.65mm焊球间距
    • 361焊球无铅PBGA [ZWT后缀],
      0.80mm焊球间距
  • 商业级或扩展级温度
  • 所有商标均为其各自所有者的财产。

    参数 与其它产品相比 C674x DSP

    Operating Systems
    DSP MHz (Max)
    Display Options
    DRAM
    Operating Temperature Range (C)
    USB
    EMAC
    SATA
    SPI
    I2C
    UART (SCI)
    On-Chip L2 Cache/RAM
    Other On-Chip Memory
    Approx. Price (US$)
    Applications
    DSP
     
    TMS320C6742 TMS320C6746 TMS320C6748
    SYS/BIOS SYS/BIOS SYS/BIOS
    200 375
    456
    375
    456
    0 1 1
    DDR2
    LPDDR
    DDR2
    LPDDR
    DDR2
    LPDDR
    -40 to 105
    0 to 90
    -40 to 105
    -40 to 90
    0 to 90
    -40 to 105
    -40 to 90
    0 to 90
    0 1 2
    10/100 10/100 10/100
    0 0 1
    1 2 2
    1 2 2
    1 3 3
    64 KB 256 KB 256 KB
    0 128 KB 128 KB
    6.30 | 1ku 9.00 | 1ku 11.50 | 1ku
    Communications and Telecom
    Industrial
    Machine Vision
    Communications and Telecom
    Industrial
    Machine Vision
    Communications and Telecom
    Industrial
    Machine Vision
    1 C674x 1 C674x 1 C674x

    方框图 (2)

    相关推荐

    相关文章